Amostra e reter

O sample-and-hold é um circuito eletrônico que consiste em sua forma mais simples de uma chave controlada e um capacitor .

Um amplificador seguidor também pode ser encontrado na entrada e na saída do conjunto (Fig. 1). Geralmente é a entrada de um conversor analógico-digital (ADC, ou conversor analógico-digital em inglês). Sua função é manter um valor de tensão constante entre dois instantes de amostragem.

Papel da amostragem

A digitalização de um sinal ocorre em duas etapas: a primeira é a amostragem (discretização do tempo), que consiste em tomar o valor do sinal em instantes precisos (instantes de amostragem). A segunda etapa é a quantização ou codificação (discretização de valores), que associa um código digital ao valor amostrado anteriormente.

Com um amostrador simples (por exemplo, uma única chave ), o sinal de entrada é obtido em cada instante de amostragem (Fig. 2). Portanto, o codificador só tem o sinal de entrada nesses momentos precisos. A quantização deveria teoricamente ser feita em um período de tempo muito curto e coincidir exatamente com os instantes de amostragem. No entanto, essas duas condições são difíceis de atender.

O objetivo de um sample-and-hold é, além de tomar o sinal de entrada nos instantes de amostragem, manter a última amostra em um valor constante (Fig. 3). Isso permite que o estágio de quantização tenha mais tempo para codificar as informações.

Constituição de um sample-and-hold

A maioria das unidades de amostragem e retenção são feitas de acordo com o diagrama da Fig. 1. Observe que, graças ao segundo amplificador seguidor, a tensão de saída AO é sempre igual à tensão no capacitor .

No instante da amostragem, o sinal de controle da chave fecha a chave. O capacitor, portanto, carrega no valor de tensão imposto pela entrada analógica AI. Esta etapa é chamada de fase de aquisição .

Quando o sinal de controle abre a chave, o capacitor não pode descarregar através do segundo amplificador, porque este último tem impedância de entrada infinita (pelo menos teoricamente). O capacitor, portanto, retém sua carga elétrica e a tensão em seus terminais, o que mantém a tensão AO na saída constante qualquer que seja o valor da tensão AI na entrada. Esta é a fase de memorização .

A transição da fase de aquisição para a fase de armazenamento é descrita por três parâmetros:

A transição reversa (armazenamento para aquisição) também é descrita por três parâmetros:

Bibliografia

Link externo

<img src="https://fr.wikipedia.org/wiki/Special:CentralAutoLogin/start?type=1x1" alt="" title="" width="1" height="1" style="border: none; position: absolute;">